Σχεδίαση και μοντελοποίηση συνεπεξεργαστή στερεοσκοπικής όρασης και υλοποίηση σε FPGA

Απόθεσις

 

Εμφάνιση απλής εγγραφής

dc.contributor.author Καλόμοιρος, Ιωάννης
dc.date.accessioned 2015-01-31T20:59:40Z
dc.date.available 2015-01-31T20:59:40Z
dc.date.issued 2008
dc.identifier.uri http://apothesis.teicm.gr/xmlui/handle/123456789/79
dc.description.abstract We present the design of a hardware co-processor for stereo depth detection, based on a parallel implementation of the Sum of Absolute Differences algorithm. We follow model-based design and create a parametrizable open source VHDL library component appropriate for integration within a System-On-a- Programmable Chip (SOPC). We target a Field Programmable Gate Array (FPGA) board featuring external memory and other peripheral components and implement the control path with a Nios II embedded processor clocked at 100MHz. The hardware co-processor produces dense 8-bit disparity maps of 320x240 pixels at a rate of 25 Mpixels/sec and can expand the disparity range from 32 to 64 pixels with appropriate memory techniques. Essential resources can be as low as 16000 Logic Elements, while by migrating to more complex devices the design can easily grow to support better results. el
dc.publisher Τ.Ε.Ι. Κεντρικής Μακεδονίας el
dc.title Σχεδίαση και μοντελοποίηση συνεπεξεργαστή στερεοσκοπικής όρασης και υλοποίηση σε FPGA el
dc.title Σχεδίαση και μοντελοποίηση συνεπεξεργαστή στερεοσκοπικής όρασης και υλοποίηση σε FPGA el
dc.type Ερευνητικό πρόγραμμα el
dc.identifier.grantnumber 5/2.4.2008 el
dc.relation.actionproposal Επιτροπή Εκπαίδευσης και Ερευνών του ΤΕΙ Κ.Μ el


Αρχεία σε αυτό το τεκμήριο

Αρχεία Μέγεθος Τύπος Προβολή

Δεν υπάρχουν αρχεία που να σχετίζονται με αυτό το τεκμήριο.

Αυτό το τεκμήριο εμφανίζεται στις ακόλουθες συλλογές

Εμφάνιση απλής εγγραφής