dc.contributor.advisor |
Καλόμοιρος, Ιωάννης |
|
dc.contributor.author |
Πεπονή, Βανέσσα-Βάγια |
|
dc.date.accessioned |
2015-06-11T10:34:52Z |
|
dc.date.available |
2015-06-11T10:34:52Z |
|
dc.date.issued |
2014-09 |
|
dc.identifier.uri |
http://apothesis.teicm.gr/xmlui/handle/123456789/1227 |
|
dc.description |
Το πλήρες κείμενο της εργασίας ΔΕΝ είναι διαθέσιμο |
el |
dc.description.abstract |
Στην εργασία αυτή αναπτύχθηκαν βασικά παραδείγματα ψηφιακής σχεδίασης απλών και πιο σύνθετων κυκλωμάτων σε γλώσσα VHDL, ως υποδειγματικό υλικό για την υποβοήθηση της εργαστηριακής εξοικείωσης με τις γλώσσες περιγραφής υλικού και καλύφθηκαν τα κεφάλαια της σχεδίασης συνδυαστικών κυκλωμάτων και ακολουθιακών κυκλωμάτων.Παράχθηκε υλικό για
1. Πολυπλέκτες – Αποκωδικοποιητές 2. Αριθμητικά Κυκλώματα, αθροιστές, αφαιρέτες, πολλαπλασιαστές
3. Συγκριτές
4. Στοιχεία μνήμης – Καταχωρητές 5. Απαριθμητές και Μηχανές Καταστάσεων
Τα κυκλώματα προσομοιώθηκαν στο περιβάλλον του Quartus II της Altera. |
el |
dc.description.abstract |
Within the syllabus of the present dissertation, by utilizing VHDL programming language, basic examples of digital circuits have been designed, representing basic and more elaborated control circuits necessary to be utilized as fundamental building blocks for the support of hardware description languages during laboratory circuit developments familiarization. Chapters associated with combinational and sequential circuit design have also been covered. In this respect, digital building blocks have been designed related with:
1. Multiplexers – Decoders
2. Arithmetic circuits such as: adders, subtractors, multipliers
3. Comparators
4. Memory blocks – Registers
5. Counters and finite state machines (fsm)All above mentioned circuit designs were simulated within the Quartus II Altera environment. |
en |
dc.format.extent |
117 |
el |
dc.language.iso |
el |
el |
dc.publisher |
Τ.Ε.Ι. Κεντρικής Μακεδονίας |
el |
dc.rights |
Αναφορά Δημιουργού-Μη Εμπορική Χρήση-Όχι Παράγωγα Έργα 4.0 Διεθνές |
|
dc.rights.uri |
http://creativecommons.org/licenses/by-nc-nd/4.0/deed.el |
|
dc.subject |
TEICM::ΓΛΩΣΣΕΣ ΠΡΟΓΡΑΜΜΑΤΙΣΜΟΥ (ΗΛΕΚΤΡΟΝΙΚΟΙ ΥΠΟΛΟΓΙΣΤΕΣ)::VHDL (ΓΛΩΣΣΑ ΠΕΡΙΓΡΑΦΗΣ ΥΛΙΚΟΥ ΗΛΕΚΤΡΟΝΙΚΟΥ ΥΠΟΛΟΓΙΣΤΗ) |
el |
dc.subject |
TEICM::ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ |
el |
dc.subject |
TEICM::ΣΧΕΔΙΑΣΜΟΣ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ |
el |
dc.subject.ddc |
621.395 |
el |
dc.title |
Εισαγωγή στη VHDL και υλοποίηση εργαστηριακών ασκήσεων |
el |
dc.type |
Πτυχιακή εργασία |
|
dc.contributor.department |
Σχολή Τεχνολογικών Εφαρμογών, Τμήμα Μηχανικών Πληροφορικής Τ.Ε. |
el |
dc.heal.publisherID |
teiser |
|
dc.subject.keyword |
Γλώσσα VHDL |
el |
dc.subject.keyword |
Ψηφιακά κυκλώματα |
el |
dc.subject.keyword |
Ψηφιακά συστήματα |
el |
dc.subject.keyword |
Λογισμικό Quartus II |
el |
dc.subject.keyword |
Εργαστηριακές ασκήσεις |
el |